Selasa, 13 Juli 2010

Tugas 8, REGISTER TERKENDALI

REGISTER TERKENDALI

Gambar Rangkaian

REGISTER GESER TERKENDALI

1. Kendali SHL

SHL merupakan sinyal kendali. Apabila SHL rendah, maka sinyal SHL tinggi. Keadaan ini membuat setiap keluaran flip-flop masuk kembali ke masukkan data-datanya. Karena itu, data tetap tersimpan pada setiap flip-flop pada saat pulsa detak tiba. Dengan cara ini, sebuah kata digital dapat tersimpan selama waktu yang diinginkan.

Sebuah register geser terkendali (controlled shift register) mempunyai masukan - masukan kendali, yang mengatur operasi rangkaian pada pulsa pandetak yang berikutnya.

2. Pengisian Peralel

Gambar diatas menunjukkan langkah yang lain dalam evolusi register-register geser. Rangkaian ini dapat megisikan semua bit X secara langsung ke dalam flip-flop, sama seperti register buffer. Cara pemasukan data seperti ini disebut pengisian paralel atau serentak (parallel or broadside loading). Dan untuk data yang banyak hanya dibutuhkan satu pulsa pendetakan untuk menyimpan data - data tersebut.

a. Jika LOAD dan SHL rendah, keluaran gerbang NOR akan menjadi dan keluaran flip-flop akan mengumpan kembali ke masukan datanya. Keadaan ini menyebabkan data tetap tersimpan dalam masing-masing flip-flop postif dari pulsa detik. Dengan kata lain, register menjadi tidak aktif ketika LOAD dan SHL dalam keadaan rendah dan isi register tersimpan dengan aman.

b. Apabila LOAD rendah dan SHL tinggi, rangkain bertindak sebagai register geser-kiri. Dipihak lain, jika LOAD tinggi dan SHL rendah, rangkaian berfungsi sebagai register buffer karena semua bit X akan memasuki flip-flop untuk pengisian Paralel. (LOAD dan SHL tidak boleh tinggi bersam-sama, karena 2 ragam operasi yang berbeda tidak mungkin dilaksanakan dengan sinyal detak tunggal).

c. Dengan menambahkan banyak flip-flop, kita dapat membuat register geser yang lebih panjang. Dan dengan gerbang yang lebih banyak, operasi pergeseran kek kanan dapat pula dilaksanakan. Sebagai contoh, 74198 adalah register 2 arah 8-bit jenis TTL, yang dapat melakukan pengsian secara serentak, penggeseran ke kiri atau penggeseran ke kanan.

d. ketika LOAD rendah maka nilai Q = TETAP,nilai LOAD masuk ke AND dan nilai keluarannya masuk lagi ke OR ,dan tergantung dari clk nya jika nilainya tinggi Q0 maka niali D0 nya ikut tinggi

e. ketika LOAD tinggi maka nilai Q = X ,nilai LOAD masuk ke AND dan nilai keluarannya masuk lagi ke OR,ketika nilai dari AND nilainya sama dengan nilai X.











Senin, 28 Juni 2010

tugas 7, rangkaian jam digital dengan menggunakan counter


Gambar Rangkaian jam digital

Prinsip kerja counter pada jam digital

Detik

Satuan

Detik pada jam memiliki satuan sebanyak 10 bit (0-9), oleh karena itu pada satuan detik menggunakan counter mode 10 (pembagi 10). Menggunakan counter JK 4 input.

Biner 10 = 1010

Karena itu nilai biner 10 di set menjadi 0000,supaya ketika digit menunjut angka 10 satuan detik pada jam digital akan mulai kembali dari 0 (nol).

Untuk menjadikan nilainya menjadi 0000, maka pada input yang menghasilkan nilai 1 dihubungkan dengan menggunakan gerbang NAND. Kemudian hasilnya, di masukkan kembali ke Clr (clear).

Kemudian hasil dari input terakhir akan masuk sebagai CLOCK pada puluhan detik pada jam digital.

Puluhan

Detik pada jam digital memiliki puluhan sebanyak 6 bit (0-5), oleh karena itu pada puluhan detik menggunakan counter mode 6 (pembagi 6). Menggunakan counter JK 3 input, atau untuk menyamakan juga bisa mneggunakan counter JK 4 input.

Biner 6 = 0110

Untuk itu, nilai biner 6 di set menjadi 0000, agar pada hitungan ke 6 puluhan detik pada jam digital akan kembali dihitung bernilai 0 (nol).

Untuk nilai clock pada puluhan ini, diperoleh dari hasil input terakhirpada satuan detik jam.

Kemudian untuk menjadikan nilai biner 6 menjadi 0000, maka pada input yang menghasilkan biner 1, adihubungkan dengan gebang NAND, sehingga hasilkan akan 0 (nol). Kemudian hasilnya di masukkan kembali k Clr (Clear).

Menit

Satuan

Untuk satuan pada menit jam digital mempunyai prinsip kerja yang sama dengan satuan detik pada jam digital. Hanya saja, untuk Clock pada satuan menit diperoleh dari hasil input terakhir pada puluhan detik.

Puluhan

Puluhan menit juga memiliki prinsip kerja yang sama dengan puluhan pada detik jam digital. Tetapi, untuk Clocknya diperoleh dari hasil input terakhir pada satuan menit jam digital tersebut.

Jam

Satuan

Satuan jam menggunakan Counter Mode 4, karena pada saat nilai satuannya 4 akan kembali disetting bernilai 0 (nol). Sama dengan menit dan detik. Biner dari 4 adalah 0100. Sehingga yang perlu di set 0 (nol) hanya 1 input saja. Kemudian hasilnya juga akan dimasukkan ke Clr (clear).

Hasil input terakhir, akan dijadikan nilai Clock pada puluhan jam.

Puluhan

Puluhan jam, menggunakan Counter Mode 2. Karena itu pada saat nilai puluhannya 2 akan dihitung kembali dari 0 (nol). Biner 2 adalah 0010, sehingga yang perlu di setting bernilai 0 (nol) hanya 1 input saja. Untuk itu hasil input yang bernilai 1, dihubungkan dengan gerbang NAND kemudian hasilnya dimasukkan ke Clr (clear).



Senin, 07 Juni 2010

TUGAS 6

PENJUMLAHAN KOMPLEMEN 2

Penjelasan Rangkaian

Jika SUB=0 maka bit-bit B akan melewati EXOR tidak mengalami inversi, dalam hal ini FA menghasilkan S=A+B.

Jika SUB=1 maka FA akan menghasilkan S=A+B+1=A+B’

B’ merpresentasikan bilangan negatif, sehingga S=A-B.

Komplemen sembilan dari bilangan desimal diperoleh dengan mengurangkan masing-masing digit desimal tersebut ke bilangan 9, sedangkan komplemen sepuluh adalah komplemen sembilan ditambah 1